查看: 161|回复: 0
收起左侧

什么是摄像头的DVP接口

[复制链接]
  • TA的每日心情
    奋斗
    2019-12-9 10:08
  • 签到天数: 36 天

    [LV.5]常住居民I

    发表于 2019-11-21 19:51:11 | 显示全部楼层 |阅读模式
    摄像头DVP接口


    DVP是并口传输,速度较慢,传输的带宽低,使用需要PCLK\sensor输出时钟、MCLK(XCLK)\外部时钟输入、VSYNC\场同步、HSYNC\行同步、D[0:11]\并口数据——可以是8/10/12bit数据位数大小。DVP摄像头电源和MIPI一样。这里再补充各信号脚定义:


    PCLK:像素点同步时钟信号,每个PCLK对应一个像素点,可以为48MHz;对于时钟信号,一般做包地处理,减少对其他信号的干扰,还需要在源端加电阻和电容,减少过冲和振铃,从而减少对其他信号的干扰。


    MCLK(XCLK):外部时钟输入,可由主控或晶振提供,由sensor规格书确定,可以为24MHZ;


    VSYNC:帧同步信号,一帧一个信号,频率为几十Hz(30Hz)


    HSYNC:行同步信号(频率为几十KHz)


            例如:分别率 320×240的屏,每一行需要输入320个脉冲来依次移位、锁存这一行的数据,然后来个HSYNC 脉冲换一行;这样依次输入240行之后换行同时来个VSYNC脉冲把行计数器清零,又重新从第一行开始刷新显示。



    您需要登录后才可以回帖 登录 | 立即注册

    本版积分规则

    在线客服

    客服电话

    欢迎来电咨询

    188-9985 8350

    微信关注

    手机APP程序:
    扫码访问

    微信公众平台:
    CCM99

    微信小程序:
    CCM99

    返回顶部

    QQ|站点统计|小黑屋|手机版|Archiver|摄像头模组论坛网 ( 粤ICP备18155214号 )

    Powered by Discuz! X3.4© 2001-2013 Comsenz Inc.